v
BUS TIMMING
Bus timming
adalah sebuah subsistem yang mentransfer data atau listrik antara komponen
komputer dengan adanya timming atau jeda waktu yang berurutan. Jadi dapat di
simpulkan bus timming itu adalah jedaan waktu yang di buat agar data saling
beraturan
·
Operasi Bus yang
Pokok
Pada bagian operasi bus ada tiga bus dari 8086 dan 8088,
yaitu :
1.
Fungsi – Alamat
2.
Data
3.
Kontrol
Sebenarnya cara ini sama dengan yang ada pada mikroprosesor
pada umumnya. Jika data dituliskan ke dalam memori mikroprosesor akan
mengeluarkan alamat memori pada bus alamat, mengeluarkan data untuk dituliskan
kedalam memori pada data bus, dan membuat tulisan (WR) ke memori dan 101 M = 0
untuk 8088 dan M IlO / = 1 untuk 8086
·
Timming
Secara Umum
Mikroprosesor 8086 / 8088 menggunakan memori dan I/O dalam
periode waktu yang disebut bus cycles, yang sama dengan empat periode sistem
clocking (pernyataan T).
1.
T1: Selama
periode clocking pertama dalam bus cycle, yang disebut dengan TJ. Alamat memori
atau lokasi 110 dikirimkan melalui alamat bus dan hubungan alamat data
bus. Juga output selama TJ, adalah signal kontrol: ALE, DT/R, dan 10/M (8088)
atau M IlO (8086). 101 Matau MilO menunjukkan apakah alamat bus berisi alamat
memori atau nomor perangkat 110 (port).
2.
T2: Selama T2, 8086/8088 membuat signal RD atau signal WR, DEN,
dan dalam hal penulisan, data yang harus ditulis. Kejadian ini menyebabkan
memori atau bagian 110 memulai menunjukkan pembacaan atau penulisan. Signal DEN
kembali ke buffer data bus, jika signal tersebut muncul dalam sistem, sehingga
memori atau 110 dapat menerima data untuk ditulisa tau sehingga mikroprosesor
dapat menerima data yang dibaca dari memori atau I/O untuk operasi pembacaan.
Jika hal ini terjadi untuk menuliskan bus cycle, maka data dikirimkan ke memori
atau I/O melalui data bus.
3.
T3: Mengijinkan memori untuk mengakses
data dan mengijinkan data dipindah pada mikroprosessor.
4.
T4: Tempat dimana data ditulis.
·
Read Timming
Read timing adalah waktu yang dimungkinkan memori atau I/O
untuk membaca data. Memori dipilih dengan waktu aksesnya, yang merupakan
jumlah waktu yang digabung dimana mikroprosesor memungkinkan untuk memasukkan
data untuk operasi pembacaan. Bahwa memori yang kita pilih dapat sesuai dengan
batasan sistem.
·
Write
Timing
Write timing adalah periode clocking ekstra yang disisipkan
antara T2 dan T3 untuk penyebaran bus cycle. Waktu akses memori, secara normal
460 ns dengan 5 MHz clock, disebarkan dengan satu periode clocking ke 660 ns.
v KEADAAN READY & WAIT
Ready adalah suatu
keadaan seperti menunggu timing ke prosesor, inputan ready ke 8088 atau ke 8066
mempunyai persyaratan timing yang sulit, lamanya waktu setup pada ready itu
membutuhkan waktu dari sistem clock. Untuk beroprasi diperlukan timing dengan
sirkuit sinkronisasi ready internal dari generator clock 8284A
·
RYD
dan 8284A
Pada clock generator 8284A inputan ready sudah
disinkronisasikan. Diagram timing untuk input ini sudah disediakan. Meskipun
berbeda dengan timing untuk input READY ke 8086 atau 8088, sirkuit 8284a
internal menjamin keakuratan sinkronisasi READY yang disediakan pada 8086 atau
8088. Didalam fungsi IC IC 8284A sebagai clock mikroprosessor 8088 terdapat 2
sinyal yaitu :
Ø Sinyal
AEN1
Ø Sinyal
RDY1
v MODE MAKSIMUN & MODE MINIMUM
Mikroprosesor
8086/8088 memiliki dua mode yaitu:
Ø Mode
Maksimum
Ø Mode
Minimum
Operasi
mode maksimum diperoleh dengan menghubungkan dasar pin MN/MX, dan operasi mode
minimum diperoleh dengan menghubungkan pin pilihan mode MN/MX ke +5v.
·
Operasi
Mode Maksimum
Mode maksimum ini digunakan hanya sistem berisi co – prosesor
eksternal seperti co – prosesor aritmatika 8087, mode ini memerlukan tambahan
dari pengontrolan bus eksternal pengontrol bus 8288
·
Operasi
Mode Minimum
Operasi mode minimum adalah cara yang paling murah untuk
mengop- erasikan mikroprosesor 8086/8088. Signal kontrol adalah sama dengan intel 8085A, 8-bit
mikroprosesor yang paling akhir.Susunan ini memungkinkan 8085A peripheral
digunakan dengan 8086/8088 tanpa pertimbangan khusus.
·
Pengontrolan
Bus 8288
Pada
pengontrolan bus 8288 ini harus menggunakan pada mode maksimum untuk menyalakan
sinyal kontrol bagi memori dan I/O. Alat ini mengakibatkan mode maksimum pada
8086/8088 yang menghilang beberapa sinyal kontrol yang berguna dari sinyal
kontrol untuk co – prosesor.
Tidak ada komentar:
Posting Komentar